Edward Paez (PaezEdward)

PaezEdward

Geek Repo

Company:Universite Sorbonne Paris Nord

Location:FR

Home Page:https://www.linkedin.com/in/paezedward

Twitter:@PaezEdward

Github PK Tool:Github PK Tool

Edward Paez's repositories

2020-ECG-Heart-Monitor

Ce projet porte sur la conception et le développement d'un petit prototype d'ECG.

Language:C++Stargazers:0Issues:1Issues:0

AR-Smart-IoT-MQTT-FreeRTOS

FreeRTOS project using STM32L475 DiscoveryKit IoT Node

Language:C++Stargazers:0Issues:0Issues:0

Board-Control-Motor-Spartan6

Conception et réalisation d’une carte de contrôle d’un moteur pas à pas, de A à Z. Altium Designer | Xilinx ISE

Language:VHDLStargazers:0Issues:0Issues:0

chess-board-opencv-recognition

Old strategy to recognises a chess board with OpenCV

Language:C++Stargazers:0Issues:0Issues:0

Chess-Vision-System

Using only usb camera we can bulid a vision system for chess playing ROBOT

Language:PythonStargazers:0Issues:0Issues:0

Controle-de-temperature-Raspberry-Pi-4

Conception et implémentation d’un système de contrôle de température appuyé sur la carte Raspberry Pi 4 Model B, programmation en Bash, interface de communication MQTT vers une interface graphique programmée en Node-RED pour la visualisation de toutes les données en temps réel

Language:ShellStargazers:0Issues:1Issues:0
Stargazers:0Issues:0Issues:0

Detection-d-objets-Raspberry-Pi-4

Conception d’un système de détection d’objets en temps réel appuyé sur la carte Raspberry Pi 4 Model B et la caméra Pi-8MP. Algorithme YOLO (Deep Learning), framework : Darknet, l’étiquetage de données et training via Colab

Language:PythonStargazers:0Issues:0Issues:0
Stargazers:0Issues:1Issues:0

Generation-FM-AM-RedPitaya

Conception d’un système de générations de signaux hautes fréquences basée sur un FPGA Zynq

Language:VHDLStargazers:0Issues:1Issues:0

PFE_2021

Filtrage et Traitement d'image en temps réel

Language:CStargazers:0Issues:0Issues:0
Stargazers:0Issues:0Issues:0

Horloge-numerique-FPGA-Artix

Conception d’une horloge numérique avec la carte NEXYS 4 FPGA Artix, codage et simulation de HW avec Xilinx ISE Design Suite 14.7 en VHDL, multiplexage de 8 afficheurs BCD 7 Segments

Stargazers:0Issues:0Issues:0
Stargazers:0Issues:0Issues:0

Sobel-Feldman

Sobel–Feldman, Prewitt, Canny filter

License:MITStargazers:0Issues:0Issues:0
Stargazers:0Issues:0Issues:0

TensorFlow_Lite_Segmentation_RPi_32-bit

TensorFlow Lite segmentation on Raspberry Pi 4 aka Unet at 4.2 FPS

Language:C++Stargazers:0Issues:0Issues:0

widows-object-detection-setup

contains powershell file to setup tensorflow object detection api on windows

Stargazers:0Issues:0Issues:0