layout | title |
---|---|
default |
オープンソースASIC関連リンク集 |
出典:https://github.com/mattvenn/awesome-opensource-asic-resources
- OpenLane - AISCフロー(入り口から出口まで)
- OpenROAD - OpenLane を構成するツール群へのリンク集
- Silicon Compiler - AISCフロー(入り口から出口まで)をサポートするPythonモジュール
- Coriolis 2 -- AISCフロー(入り口から出口まで)
- OSS Cad Suite -- デジタル設計に有用なオープンソースツールのリンク集
- VHDL support - with GHDL -- Yosys GHDL プラグイン
- Awesome list of verification tools -- 設計検証系のオープンソースツールのリンク集
- Awesome list of HDL tools / libraries / cores ... -- オープンソースツール・ライブラリ等の広範なリンク集
- SemiWiki's list of open EDA tools -- オープンソースツールのWiki
- Andreas' list of awesome hardware tools -- Andreaさんのオープンハードウェア関連リンク集
- Amaranth Document -- RTL設計のための Python ライブラリー GitHub
- XLS -- Google がインハウスで開発していた高位合成言語
- Spinal Document -- 高位合成言語 GitHub
- GHDL -- VHDLシミュレータ
- Valigator -- SystemVerilog シミュレータ
- Icarus Verilog -- Verilog シミュレータ
- IRSIM -- スイッチ レベル Tr シミュレータ
- OpenSTA -- 静的タイミング解析(STA)ツール
- Meep -- 有限差分時間領域法(FTDT)の電磁界解析シミュレータ
- Fault -- テスト容易化設計(DFT)ツール
- Magic -- 古くから有名な Layout 設計ツール, 最近のフローでも活用。コマンド表.
- Klayout -- 現代版、レイアウト設計ツール
- Xschem -- 古くからある、回路入力ツール
- Xcircuit -- 現代版、回路入力ツール
- Mosaic -- Webベース回路入力ツール
- gdsfactory - 回路入力からGDSIIまでのチップ設計用 Python モジュール
- GDS2Para -- レイアウトパラメータ抽出(LPE)
- OpenRCX -- レイアウトパラメータ抽出(LPE)
- netgen -- レイアウト対回路比較(LVS)
- CVC -- 回路妥当性検証(CVC) GitHub
- OSFPGA -- FPGAフロー(入り口から出口まで)
- F4PGA -- ChipAllianceによるFPGAフロー(入り口から出口まで)
- OpenFPGALoader -- FPGAへの書き込みツール
- VTR -- FPGA向けP&Rツール
- nextprn -- FPGA向けタイミングドリブンP&Rツール
- FASM -- FPGA Assembly(FASM)言語向けツール
- OpenRAM -- SRAM コンパイラー
- DFFRAM -- FF/Latchを使ったメモリーコンパイラー
- OpenFASoC -- アナログIP自動発生ツール(電源降圧回路、温度センサー等)
- MOSAIC_BAG2 -- Berkeley Analog Generator(BAG)フレームワーク GitHub
- RgGen - 設定レジスタ(CSR)自動発生ツール(SystemVerilog/Verilog/VHDL RTL, UVM reg model etc)
- Slack -- オープンソースシリコンのSlack #japan_region:日本語チャネル有り
- VLSI.JP -- 日本語によるオープンソースEDAでの設計例
- VSD VLSI courses on Udemy -- Udemy のVLSI設計コース(有料)
- Asianometry - the promise of open source EDA tools -- OpenEDA の背景説明 (日本語のCCあり)
- Quickstart guide -- CARAVEL での設計プロジェクトの始め方
- Slack のコミュニティ ココ に参加しましょう!
- FAQ は、ココ
- 寄託されたプロジェクトは、ココ
- プレゼンテーション: Google + Analog
- プレゼンテーション: Google + NIST
- プレゼンテーション: SERDES, PIPE and protocols
- プレゼンテーション: Open source (e)FPGA generators
- プレゼンテーション: A fully OSS memory controller with LPDDR4/5 support
- プレゼンテーション: 15th Oct 2022 @VSDOpen Conference -- 動画は、ココ
- プレゼンテーション: 24th Apr 2022 @CICC
- The open source digital design conference -- ORConf へのリンク
- Open Tapeout Conference -- YouTube 配信集
- FOSSi events: -- FOSSi のイベントページへのリンク
- Free silicon conference -- FSiC へのリンク
- The Register -- Google OpenSilicon 関連記事
- Medium -- LibreCore の Medium ページへのリンク
- Zero To ASIC course -- 「Zero to ASIC」ホームページ
- Zero to ASIC course videos -- 「Zero to ASIC」コース動画
- Zero to ASIC Twitter -- 「Zero to ASIC」Twitterのリンク集
- Zero to ASIC newsletter -- 「Zero to ASIC」ニュースレタへのリンク
- Zero to ASIC post -- 「Zero to ASIC」の関連文献へのリンク
- FOSSi -- FOSSi Foundation は、フリーでオープンなデジタルハードウェア設計とその関連エコシステムを促進および支援することを目的とする非営利財団
- Chips Alliance -- CHIPS (Common Hardware for Interfaces, Processors and Systems) Alliance は、オープンソースの連携力によりハードウェア開発を加速する団体
- WOSET -- WOSET ワークショップは、オープンソースEDA**を活性化することを目的とする団体
- ChipFlow -- オープンソースツールを使用して独自のチップを製造できるように支援する会社
- Efabless -- オープンソースツールを使用してシャトルサービスを展開する会社
- LibreSilicon -- オープンソースの製造プロセス標準を提供する会社
- lowRISC -- オープンソースのシリコン設計とツールを開発および維持する非営利企業
- Skywater Technology -- 米国投資家所有の半導体ファウンドリー OpenPDK(SKy130nm)をサポート
- OpenHW Group -- オープンソースハードウェア開発のプラットフォームを提供する非営利のグローバル組織
- YosysHQ -- YOSYS 関連のサポートチームのホームページへのリンク
- ZeroASIC -- ASICツールフロー向けシリコンコンパイラ開発企業
- Symbiotic -- YOSYS ベースのカスタムツール開発企業