mingtaizi's repositories

F103_485_test

103开发板上的485通信代码,工作流程:主机先向从机发送一帧 数据,从机接收到数据后回一帧,主机接收到回的数据后再向从机发,数据从0001开始加,每次接收到数据都会加1。实现方式:通过 dma + usart 实现,可以在串口中断里通过IDLE标志位接收不定长数据。延迟大概10ms一帧,因为485的接收转发送延时5ms,发送转接收延时5ms。

Language:CStargazers:0Issues:0Issues:0

master_F1_485

105主控和103F1的485通信代码

Language:CStargazers:0Issues:0Issues:1

myginblog

使用gin+vue实现的blog

License:MITStargazers:0Issues:1Issues:0