LiloJade / FEA-on-FPGA

Using FPGA parellel computing to accelerate the FEA

Geek Repo:Geek Repo

Github PK Tool:Github PK Tool

FEA-on-FPGA

Using FPGA parellel computing to accelerate the FEA
2021全定制计算冬令营结业项目

项目介绍

限元分析(FEA,Finite Element Analysis)利用数学近似的方法对真实物理系统(几何和载荷工况)进行模拟。利用简单而又相互作用的元素(即单元),就可以用有限数量的未知量去逼近无限未知量的真实系统。

FPGA在并行计算和灵活性上有很大的优势使其适合加速有限元分析。而赛灵思的HLS工具和PYNQ开发框架为FPGA开发提供了极大的便利。因此我们计划实现一个FPGA有限元分析框架。

项目计划

2.8 - 2.10

文献调研、项目初步规划

2.11 - 2.20

数学建模,代码编写、综合以及仿真

2.21 - 2.28

硬件电路测试

Group Member

北京理工大学 吴震宇
北京理工大学 王璇铮

About

Using FPGA parellel computing to accelerate the FEA