BenjiaH / FPGAExercise

FPGA Exercise

Geek Repo:Geek Repo

Github PK Tool:Github PK Tool

FPGA Exercise

题号 描述 难度 src sim
VL1 四选一多路器 入门 src sim
VL2 异步复位的串联T触发器 简单 src sim
VL3 奇偶校验 简单 src sim
VL4 移位运算与乘法 中等 src sim
VL5 位拆分与运算 简单 src sim
VL6 多功能数据处理器 简单 src sim
VL7 求两个数的差值 简单 src sim
VL8 使用generate…for语句简化代码 简单 src sim
VL9 使用子模块实现三输入数的大小比较 中等 src sim
VL10 使用函数实现数据大小端转换 中等 src sim
VL11 4位数值比较器电路 中等 src sim
VL12 4bit超前进位加法器电路 较难 src sim
VL13 优先编码器电路① 中等 src sim
VL14 用优先编码器①实现键盘编码电路 较难 src sim
VL15 优先编码器Ⅰ 中等 src sim
VL16 使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器 中等 src sim
VL17 用3-8译码器实现全减器 较难 src sim
VL18 实现3-8译码器① 中等 src sim
VL19 使用3-8译码器①实现逻辑函数 较难 src sim
VL20 数据选择器实现逻辑电路 中等 src sim
VL21 根据状态转移表实现时序电路 中等 src sim
VL22 根据状态转移图实现时序电路 较难 src sim
VL23 ROM的简单实现 中等 src sim
VL24 边沿检测 中等 src sim
VL25 输入序列连续的序列检测 中等 src sim
VL26 含有无关项的序列检测 中等 src sim
VL27 不重叠序列检测 较难 src sim
VL28 输入序列连续的序列检测 较难 src sim
VL29 信号发生器 较难 src sim
VL30 数据串转并电路 中等 src sim
VL31 数据累加输出 较难 src sim
VL32 非整数倍数据位宽转换24to128 较难 src sim
VL33 非整数倍数据位宽转换8to12 较难 src sim
VL34 整数倍数据位宽转换8to16 中等 src sim
VL35 状态机-非重叠的序列检测 简单 src sim
VL36 状态机-重叠序列检测 中等 src sim
VL37 时钟分频(偶数) 简单 src sim
VL38 自动贩售机1 简单 src sim
VL39 自动贩售机2 中等 src sim
VL40 占空比50%的奇数分频 中等 src sim
VL41 任意小数分频 困难 src sim
VL42 无占空比要去的奇数分频 简单 src sim
VL43 根据状态转移写状态机-三段式 简单 src sim
VL44 根据状态转移写状态机-二段式 中等 src sim
VL45 异步FIFO 较难 src sim
VL46 同步FIFO 中等 src sim
VL47 格雷码计数器 中等 src sim
VL48 多bit MUX同步器 中等 src sim
VL49 脉冲同步电路 较难 src sim
VL50 简易秒表 中等 src sim
VL51 可置位计数器 中等 src sim
VL52 加减计数器 中等 src sim
VL53 单端口RAM 简单 src sim
VL54 RAM的简单实现 中等 src sim
VL55 Johnson Counter 中等 src sim
VL56 流水线乘法器 较难 src sim
VL57 交通灯 较难 src sim
VL58 游戏机计费程序 较难 src sim

About

FPGA Exercise


Languages

Language:Verilog 100.0%